DE10 standard是一款強(qiáng)大的實(shí)用的硬件設(shè)計(jì)輔助工具,集合了最新的嵌入式雙核 Cortex-A9 和業(yè)界領(lǐng)先的可編程邏輯等優(yōu)勢(shì),可以全面滿足開(kāi)發(fā)者的需求,可以幫助用戶設(shè)計(jì)出更加強(qiáng)大的硬件產(chǎn)品,有需要的朋友歡迎下載使用。
DE10 standard簡(jiǎn)介:
DE10-Standard 開(kāi)發(fā)工具包提供了以 Intel System-on-Chip (SoC) FPGA 建立的強(qiáng)大的硬件設(shè)計(jì)平臺(tái),結(jié)合了最新的嵌入式雙核 Cortex-A9 和業(yè)界領(lǐng)先的可編程邏輯以滿足終極設(shè)計(jì)的靈活性。使用者現(xiàn)在可以徹底的利用這個(gè)兼具高性能和低功率處理系統(tǒng)的可重構(gòu)性強(qiáng)大平臺(tái)。Intel SoC 集成了基于 ARM 的 HPS 架構(gòu)處理器,周邊及內(nèi)存接口與使用高帶寬互聯(lián)骨干結(jié)構(gòu)的 FPGA 無(wú)縫接合。DE10-Standard 開(kāi)發(fā)板包括了諸如高速 DDR3 內(nèi)存、ADC 功能、以太網(wǎng)絡(luò)等功能硬件。
產(chǎn)品規(guī)格:
FPGA 器件
Cyclone V SX SoC — 5CSXFC6D6F31C6N
110,000 個(gè) LE、41,509 個(gè) ALM
5,761 Kbits embedded memory
6 個(gè) FPGA PLL、3 個(gè) HPS PLL
2 個(gè)硬件存儲(chǔ)控制器
基于 ARM 的 HPS
925 MHZ, ARM Cortex-A9 MPCore 雙核處理器
512 KB 共享 L2 緩存
64 KB 可擦寫(xiě) RAM
支持 DDR2、DDR3、LPDDR1 和 LPDDR2 的多埠 SDRAM 控制器
8-channel DMA 控制器
配置與調(diào)試
FPGA 端串行配置晶元 EPCS128
USB Blaster II,普通 B 型 USB 連接頭
存儲(chǔ)器件
FPGA 端 64MB (32Mx16) SDRAM
HPS 端 1GB (2x256Mx16) DDR3 SDRAM
HPS 端 Micro SD 卡槽
通訊
2 個(gè) USB 2.0 Host 端口 (ULPI 接口配備 USB A 型連接頭)
HPS 端 USB 轉(zhuǎn) UART(Micro USB B 型連接頭)
HPS 端 10/100/1000 以太網(wǎng)接口
PS/2 鼠標(biāo)/鍵盤(pán)連接器
IR 收發(fā)器
連接頭
1 個(gè) 40 引腳擴(kuò)展界面,電平 3.3V
1 個(gè) HSMC 連接頭,可配置的 I/O 標(biāo)準(zhǔn) 1.5/1.8/2.5/3.3V
1 個(gè) 10 引腳 ADC 輸入接口
1 個(gè) LTC 連接頭 ( 1 個(gè) SPI Master,1 個(gè) I2C 和 1 個(gè) GPIO 界面)
顯示器
24 bit VGA DAC
HPS 端 128x64 點(diǎn)陣式背光 LCD 顯示屏
音頻
24-bit CODEC,line-in,line-out,microphone插孔
視頻輸入
TV 譯碼器 (NTSC/PAL/SECAM) 和 TV 輸入連接頭
模數(shù)轉(zhuǎn)換器
轉(zhuǎn)換速率:500 Ksps
8 通道
分辨率:12 bits
模擬輸入范圍:0 ~ 4.096 V
開(kāi)關(guān)、按鈕、指示器
FPGA 端 4 個(gè)按鍵
FPGA 端 10 個(gè)開(kāi)關(guān)
11 個(gè) LED (FPGA 端 10 個(gè)、HPS 端 1 個(gè))
2 個(gè) HPS 端重置按鈕(HPS_RST_n、HPS_WARM_RST_n)
6 個(gè)七段數(shù)碼顯示管
傳感器
HPS 端重力傳感器
電源
12V 直流電源輸入